dc.identifier.uri |
http://dx.doi.org/10.15488/5921 |
|
dc.identifier.uri |
https://www.repo.uni-hannover.de/handle/123456789/5973 |
|
dc.contributor.author |
Schöber, Volker
|
ger |
dc.date.accessioned |
2019-11-10T11:57:29Z |
|
dc.date.available |
2019-11-10T11:57:29Z |
|
dc.date.issued |
2001 |
|
dc.identifier.citation |
Schöber, Volker: Der testfreundliche Entwurf asynchroner Schaltungen. Hannover : Universität, Diss., 2001, 221 S. |
ger |
dc.description.abstract |
[no abstract] |
ger |
dc.language.iso |
ger |
eng |
dc.publisher |
Hannover : Universität |
|
dc.rights |
Es gilt deutsches Urheberrecht. Das Dokument darf zum eigenen Gebrauch kostenfrei genutzt, aber nicht im Internet bereitgestellt oder an Außenstehende weitergegeben werden. |
ger |
dc.subject |
Design for testability |
eng |
dc.subject |
self-timed circuits |
eng |
dc.subject |
built-in self-test |
eng |
dc.subject |
scan design |
eng |
dc.subject |
BIST |
eng |
dc.subject |
LFSR |
eng |
dc.subject |
MISR |
eng |
dc.subject.ddc |
621,3 | Elektrotechnik, Elektronik
|
ger |
dc.subject.ddc |
004 | Informatik
|
ger |
dc.title |
Der testfreundliche Entwurf asynchroner Schaltungen |
ger |
dc.type |
DoctoralThesis |
ger |
dc.type |
Text |
ger |
dc.relation.urn |
urn:nbn:de:gbv:089-3313577201 |
|
dcterms.extent |
221 S. |
|
dc.description.version |
publishedVersion |
ger |
tib.accessRights |
frei zug�nglich |
ger |