FPGA-basierte aktive Gegenkopplung der Schaltharmonischen von leistungselektronischen Systemen

Show simple item record

dc.identifier.uri http://dx.doi.org/10.15488/4399
dc.identifier.uri https://www.repo.uni-hannover.de/handle/123456789/4438
dc.contributor.author Bendicks, Andreas
dc.contributor.author Dörlemann, Tobias
dc.contributor.author Frei, Stephan
dc.contributor.author Hee, Norbert
dc.contributor.author Wiegand, Marc
dc.date.accessioned 2019-01-24T06:11:22Z
dc.date.available 2019-01-24T06:11:22Z
dc.date.issued 2018
dc.identifier.citation Bendicks, Andreas; Dörlemann, Tobias; Frei, Stephan; Hee, Norbert; Wiegand, Marc: FPGA-basierte aktive Gegenkopplung der Schaltharmonischen von leistungselektronischen Systemen. In: emv : Internationale Fachmesse und Kongress für Elektromagnetische Verträglichkeit, Düsseldorf, 2018, S. 652-661 ger
dc.description.abstract In diesem Beitrag wurde eine neuartige Gegenkoppelstrategie vorgestellt, durch welche die Schaltharmonischen eines leistungselektronischen Systems unterdrückt werden können. Zu Beginn wurde eine allgemeine Theorie zur adaptiven Gegenkopplung von Harmonischen eingeführt. Zu dieser Theorie wurden zwei wesentliche Implementierungsvarianten vorgestellt und diskutiert: Die Gegenkopplung von Harmonischen mit kontinuierlicher Adaption und die Gegenkopplung von Harmonischen mit einmaliger Adaption. Im Folgenden wurde eine konkrete Implementierung zur Gegenkopplung von Harmonischen mit kontinuierlicher Adaption auf einem FPGA-System vorgestellt. Dieses System wurde daraufhin an einem leistungselektronischen Demonstrator angewendet. In Messungen konnte gezeigt werden, dass erhebliche Störungsreduktionen von über 50 dB erzielt werden konnten. Die Systemgrenzen des Gegenkoppelsystems wurden hinsichtlich der Abtastrate, der Synchronisation, der Quantisierung des A/D- und D/A-Wandlers sowie der Hardwarekapazitäten diskutiert. Optimierungsmöglichkeiten wurden aufgezeigt. eng
dc.language.iso ger
dc.publisher Frankfurt/Main : mesago
dc.relation.ispartof https://doi.org/10.15488/4320
dc.relation.ispartofseries emv : Internationale Fachmesse und Kongress für Elektromagnetische Verträglichkeit, Düsseldorf, 2018
dc.rights CC BY 3.0 DE
dc.rights.uri https://creativecommons.org/licenses/by/3.0/de/
dc.subject Gegenkopplung ger
dc.subject Abtastrate ger
dc.subject Leistungselektronik ger
dc.subject Implementierung ger
dc.subject feldprogrammierbare Gate-Array-Schaltung ger
dc.subject elektromagnetische Verträglichkeit ger
dc.subject.ddc 600 | Technik ger
dc.subject.ddc 621,3 | Elektrotechnik, Elektronik ger
dc.title FPGA-basierte aktive Gegenkopplung der Schaltharmonischen von leistungselektronischen Systemen
dc.type bookPart
dc.type conferenceObject
dc.type Text
dc.relation.isbn 978-3-95735-077-0
dc.bibliographicCitation.firstPage 652
dc.bibliographicCitation.lastPage 661
dc.description.version publishedVersion
tib.accessRights frei zug�nglich


Files in this item

This item appears in the following Collection(s):

Show simple item record

 

Search the repository


Browse

My Account

Usage Statistics