Analyse und Entwurf von Hochbitratigen Clock-and-Data-Recovery Schaltungen in CMOS-Technologie [Analysis and design of high-bitrate Clock-and-Data-Recovery circuits in CMOS technology]

Downloadstatistik des Dokuments (Auswertung nach COUNTER):

Bremer, J.-K.; Zemko, C.; Schmackers, J.; Mathis, W.: Analyse und Entwurf von Hochbitratigen Clock-and-Data-Recovery Schaltungen in CMOS-Technologie [Analysis and design of high-bitrate Clock-and-Data-Recovery circuits in CMOS technology]. In: Advances in Radio Science 5 (2007), S. 215-219. DOI: https://doi.org/10.5194/ars-5-215-2007

Version im Repositorium

Zum Zitieren der Version im Repositorium verwenden Sie bitte diesen DOI: https://doi.org/10.15488/1451

Zeitraum, für den die Download-Zahlen angezeigt werden:

Jahr: 
Monat: 

Summe der Downloads: 318




Kleine Vorschau
Zusammenfassung: 
This paper presents a novel realization concept for Clock-and-Data-Recovery circuits. Our Design uses a nonlinear phase detector architecture, which is based on the Alexander phase detection method. In order to ensure circuit functionality in the RF region, we use very fast switching HLO-Flip-Flops (high-speed latching operation flip-flop) in our design. The primal goal in our design was the minimization of self induced jitter of the phase detector. The accuracy of our circuit design and the functionality in the GHz regime is confirmed by various circuit simulations executed with the SPECTRE Simulator.
In dieser Arbeit wird ein neuartiges Schaltungskonzept für die Realisierung eines Phasendetektors einer Clock-and-Data-Recovery Schaltung vorgestellt. Es handelt sich hierbei um eine nichtlineare Phasendetektorarchitektur, die nach dem Verfahren von Alexander arbeitet. Um die Funktionalität des Phasendetektors im Hochfrequenzbereich zu gewährleisten, wurden in dem Design sehr schnell schaltende HLO-Flip-Flops (high-speed latching operation flip-flop) verwendet. Ein wesentliches Entwurfsziel war die Begrenzung des selbstgenerierten Jitters des Phasendetektors. Der Schaltungsentwurf wurde mit der Simulationsumgebung Cadence Spectre durchgeführt und die Funktionalität der Schaltung im GHz-Bereich anhand von ausgewählten Simulationen verifiziert.
Lizenzbestimmungen: CC BY-NC-SA 2.5 Unported
Publikationstyp: Article
Publikationsstatus: publishedVersion
Erstveröffentlichung: 2007
Die Publikation erscheint in Sammlung(en):Fakultät für Elektrotechnik und Informatik

Verteilung der Downloads über den gewählten Zeitraum:

Herkunft der Downloads nach Ländern:

Pos. Land Downloads
Anzahl Proz.
1 image of flag of Germany Germany 205 64,47%
2 image of flag of United States United States 34 10,69%
3 image of flag of Russian Federation Russian Federation 12 3,77%
4 image of flag of China China 10 3,14%
5 image of flag of Czech Republic Czech Republic 9 2,83%
6 image of flag of Austria Austria 8 2,52%
7 image of flag of Iran, Islamic Republic of Iran, Islamic Republic of 6 1,89%
8 image of flag of No geo information available No geo information available 5 1,57%
9 image of flag of Switzerland Switzerland 4 1,26%
10 image of flag of Israel Israel 3 0,94%
    andere 22 6,92%

Weitere Download-Zahlen und Ranglisten:


Hinweis

Zur Erhebung der Downloadstatistiken kommen entsprechend dem „COUNTER Code of Practice for e-Resources“ international anerkannte Regeln und Normen zur Anwendung. COUNTER ist eine internationale Non-Profit-Organisation, in der Bibliotheksverbände, Datenbankanbieter und Verlage gemeinsam an Standards zur Erhebung, Speicherung und Verarbeitung von Nutzungsdaten elektronischer Ressourcen arbeiten, welche so Objektivität und Vergleichbarkeit gewährleisten sollen. Es werden hierbei ausschließlich Zugriffe auf die entsprechenden Volltexte ausgewertet, keine Aufrufe der Website an sich.